Tecnológico Nacional de México Instituto Tecnológico de Agua Prieta Academia de Electrónica-Mecatrónica Ingeniería Electrónica 6º semestre Amplificadores Operacionales Tema: Propuesta de proyecto final Docente: M.C. Silvia Patricia Gutiérrez Fonseca Integrantes: Hiram Obed Monzón Sayas Brianda Yemileth Tapia Gastélum Fecha: 30 de marzo de 2020 Nuestro tema asignado es “Circuito Integrado PLL”, por ello, nuestra propuesta de proyecto final es un demodulador FM con el PLL CD4046. A continuación, se muestra el circuito a implementar: Este demodulador FM funciona de la siguiente manera: un PLL es básicamente un circuito que implementa un bucle de retroalimentación para procesar una señal de entrada y hacer coincidir su fase. La salida del oscilador controlado por voltaje (VCO, por sus siglas en inglés) alimenta al comparador de fase junto con la señal de entrada. El VCO emite una forma de onda digital cuya fase coincide con la de la señal de entrada. La combinación da como resultado un “bloqueo de fase”, donde el circuito PLL iguala la fase y la frecuencia de la señal de entrada. Es decir, la onda cuadrada (el VCO del integrado 4046) bloquea la onda senoidal modulada (señal de entrada) para que coincida con su fase. En el archivo .gif adjunto se muestra cómo debería observarse este proceso en un osciloscopio.