PREGUNTAS TIPO TEST ED • La característica Fan-out de una puerta lógica representa el número de entradas que dicha puerta lógica puede excitar como mínimo. F • Un semirestador de dos bits se caracteriza por tener dos entradas y dos salidas. V • Una característica general de la tecnología CMOS es su bajo consumo eléctrico, si la comparamos con la tecnología TTL. V • Un multiplexor puede servir para la conversión paralelo-serie de datos. V • Los símbolos “1” y “0” lógicos pueden usarse para ser asignados a niveles de tensión de 5 V y 0V, respectivamente, utilizando lógica negativa. F • Un sistema combinacional es aquel en que las salidas dependen de los valores de las entradas y de las salidas en el instante anterior. F • La suma lógica de dos bits coincide con la tabla de verdad de una puerta OR de dos entradas. V • En un biestable disparado por flanco de subida, la salida no cambia hasta el siguiente flanco, aunque cambie el valor de las entradas asíncronas. F • En un mapa de Karnaugh, el agrupar “1” (unos) da lugar a términos en forma de suma de productos. V • Cada cuadro del mapa de Karnaugh de n variables tiene n cuadros adyacentes. V • Sea un biestable J-K cuyas entradas se encuentran unidas y conectadas a un uno lógico. Tras un pulso de reloj, en la salida se obtiene el complemento del estado de salida anterior. V • Existen registros de desplazamiento en formato serie-serie. V • Una de las características dinámicas de los circuitos lógicos son los tiempos de propagación-transición. V • Un contador asíncrono de 16 estados es más rápido que un contador síncrono con el mismo número de estados. F • El biestable J-K presenta un estado no deseado. F • Para el caso de sistema binario, la suma lógica y la aritmética dan siempre el mismo resultado. V • En un contador asíncrono, las entradas de reloj no actúan simultáneamente sino secuencialmente. V • El número de biestables (n) a utilizar en el diseño de un contador cuyo módulo (N) no es potencia de dos, se obtiene según la fórmula: 2 n-1 < N < 2 n . V • El formato IEEE 754 permite representar valores numéricos y también caracteres alfanuméricos. F • El BCD Aiken emplea para representar cada dígito 1 nibble. V • • Un bit tiene dos nibbles. F El formato ASCII de 7 bits es un formato de representación alfanumérica de la información. V • El uP 8085 tiene el bus de datos y de direcciones multiplexado. V • La disipación de potencia es una característica estática de una puerta lógica. V • Los circuitos TTL pueden alimentarse y funcionar normalmente con una tensión de 15 VCC. F • En mayor o menor medida, todos los circuitos tienen un tiempo de propagación mayor que 0 segundos. V • La simplificación por el método de Karnaugh siempre genera la expresión más reducida de una función. F • La suma lógica y aritmética dan siempre el mismo resultado. F • Con un MUX de 3 entradas de control podemos implementar una puerta XOR de 4 entradas. V • El biestable T se puede formar a partir de un biestable. V • Utilizando únicamente puertas XOR se puede implementar cualquier función lógica. F • El biestable T por su configuración es siempre síncrono. F • El biestable T se construye a partir de un J-K con las entradas J y K unidas entre sí. V • En un biestable D con D = Q, la única forma de cambiar el valor de Q es mediante el empleo de las entradas asíncronas. V • En un biestable JK con ambas entradas conectadas entre sí, en la salida obtenemos un divisor por 2 de la frecuencia de entrada en la señal de reloj. F • Los biestables son dispositivos combinacionales y se pueden implementar mediante dispositivos secuenciales. F • Una puerta lógica en determinadas condiciones se convierte en un dispositivo secuencial y se comporta como tal. F • La arquitectura Harvard emplea la misma memoria para programa y datos. F • Un sumador completo es un circuito secuencial con tres entradas y dos salidas. F • Se puede considerar una puerta XOR de cualquier número de entradas como un generador de paridad par. V • En un biestable con las entradas J y K conectadas a "1" y las entradas asíncronas inactivas, la salida dependerá del valor en el instante anterior. V • El formato signo-magnitud permite representar números enteros reales dentro de su rango, pero solamente si son positivos. F • El código ASCII tiene distintas representaciones para el carácter "5" y para el valor numérico 5. F • Un circuito contador asíncrono no tiene entrada/s asíncrona/s. F • Un MUX de 3 entradas de control permite implementar un conversor de BCD a decimal. F • El margen de ruido determina la inmunidad al ruido de una puerta lógica. V • El fan-out determina el mínimo número de puertas que se pueden conectar a la salida de una puerta lógica. F • La disipación de potencia de la familia lógica con tecnología TTL es menor que en la familia lógica con tecnología CMOS. F • En un mapa de Karnaugh de 4 variables se obtiene un término suma de dos variables al simplificar un grupo de 4 celdas con valor “1”. F • En lógica negativa una tensión de 0V puede representar un ‘1’ lógico. V • El biestable T se puede formar a partir de un biestable J-K con sus entradas J=1 y K=1. F • Las entradas asíncronas en los biestables afectan a las salidas cuando se activa la señal de reloj. F • Un biestable es el dispositivo encargado de almacenar un bit y de mantener dicho valor hasta que sea sustituido por otro. V • Un biestable D se obtiene a partir de un biestable J-K uniendo sus entradas. F • Todas las puertas NAND pueden trabajar con lógica negativa. V • La frecuencia máxima de trabajo de un contador síncrono de módulo 16, es mayor, que la de un contador asíncrono con igual módulo y la misma tecnología. V • En un registro de desplazamiento de n bits, entrada serie-salida serie, se necesitan (n-1) pulsos de la señal de reloj, para almacenar una palabra de n bits en el registro. F • La expresión algebraica (A)´(A+B) = AB. F • Los niveles lógicos TTL “0” y “1” no siempre corresponden a los niveles de tensión de 0V y 5V, respectivamente. V • Fan-out de una puerta lógica representa el número máximo de entradas de la misma tecnología que dicha puerta lógica puede excitar. V • Los biestables RS asíncronos con puertas NAND, tienen la misma tabla de verdad, que los biestables RS asíncronos con puertas NOR. F • El código BCD-exceso 3 es un código simétrico. V • Las características de una familia lógica: tiempo de propagación y disipación de potencia, corresponden a las características dinámicas de operación. F • La expresión algebraica (A)’+A B = A+B. F • La suma aritmética y la lógica de dos variables binarias de un bit da siempre idéntico resultado. F • En la Unidad Aritmético Lógica (ALU) cuando se realiza una operación aritmética el acarreo de salida vale siempre “0”. F • Un semisumador se construye con una puerta AND y una XOR, ambas de dos entradas. V • Un multiplexor es un selector de datos equivalente a un conmutador de N entradas y una salida. V • Un circuito síncrono tiene que ser activo necesariamente por flanco de subida o por flanco de bajada. F • 2. F Un biestable D con la entrada conectada a Q funciona como un divisor por • Se puede obtener un contador de módulo 2 con un biestable JK con ambas entradas J y K conectadas a “1”. V • El formato IEEE754 permite representar números normalizados y denormalizados. V • Cualquier número representado en el sistema binario, puede ser representado en código Gray. V • La expresión algebraica A (A´+B)=AB. V • Un multiplexor de 3 entradas de control, puede ser implementado con 2 multiplexores de 2 entradas de control y 1 multiplexor de 1 entrada de control. V • Si conectamos una puerta lógica NOT a cada una de las entradas de una puerta AND,obtenemos una puerta lógica NOR. V • El formato complemento a 2 (C2) tiene un rango de representación mayor que el formato complemento a 1 (C1), para un mismo número de bits. V • Un demultiplexor de 3 entradas de control, puede ser implementado con 2 demultiplexores de 2 entradas de control y 1 demultiplexor de 1 entrada de control. V • Se puede obtener un contador de módulo 2 con un biestable JK con ambas entradas J y K conectadas a “1”. V • En un contador Johnson implementado con biestables D, la salida Q del último biestable se conecta a la entrada D del primer biestable. F • Para la implementación de un contador en anillo de módulo 10, son necesarios 5 biestables. F • Un registro de desplazamiento de 8 bits con entrada serie y con una frecuencia de la señal de reloj de 1KHz, se necesitan 8 periodos de la señal de reloj para cargar un dato de un byte en el registro. V • La frecuencia máxima de funcionamiento de una puerta lógica depende de su tiempo de retardo o propagación. V • El empleo del complemento (C1 ó C2) permite implementar la operación suma realizando una resta. F • Si un decodificador de 4 líneas a 16 líneas con salidas activas a nivel alto muestra un nivel alto en la salida decimal 12 (y bajo en el resto de salidas), sus entradas son A 3 A 2 A 1 A 0 =1101. F • Un biestable D con la entrada D conectada a la salida Q funciona como un divisor por 2. F • Un contador asíncrono difiere de un contador síncrono en el modo de sincronización con la señal de reloj. V • En un contador de módulo 8, la frecuencia de la señal de salida QLSB del biestable de menor peso, es ¼ de la frecuencia de la señal de reloj de dicho contador. F • Los terminales de E/S de datos de una memoria RAM son unidireccionales, para reducir el número de terminales del circuito integrado. F • En un decodificador BCD a 7 segmentos, cuyo valor en sus entradas es 1001. Las salidas activas serán a, b, c, f y g. V • La tecnología CMOS tiene una disipación de potencia más baja que la tecnología TTL. V • Las características dinámicas de una familia lógica, afectan al régimen permanente de funcionamiento de los circuitos (las entradas permanecen en un valor estable). F • Una posible definición de la característica Inmunidad al ruido en unas familias lógicas es: capacidad para tolerar fluctuaciones en la tensión no deseadas en sus entradas sin que cambie el estado de salida. V • La expresión algebraica (A+B) (A+C) = A+BC. V • El empleo del complemento permite implementar la operación resta realizando una suma. V • Un registro de desplazamiento, es un circuito de memoria temporal con capacidad limitada. V • La suma aritmética de dos bits coincide con la tabla de verdad de una puerta OR de dos entradas. F • Un multiplexor puede funcionar como un selector de datos. V • Un sumador completo es un dispositivo secuencial que tiene 3 entradas y 2 salidas. F • Empleando únicamente dos puertas NAND de dos entradas se puede implementar una puerta OR de 2 entradas. F • Cada cuadrado o celda del mapa de Karnaugh de n variables tiene n+1 cuadrados adyacentes. F • En un registro de desplazamiento entrada serie/salida serie se requieren 8 pulsos de reloj para introducir un byte de datos. V • En un biestable con entradas asíncronas activas a nivel alto, si PR = 1 y CL = 0, ocurre que Q = 1. V • Cualquier biestable se puede implementar empleando únicamente puertas lógicas. V • Un flip-flop J-K con J=1 y K=1 tiene una entrada de reloj de 10 KHz. La salida Q es una señal cuadrada de 20 KHz. F • En un biestable R-S, las señales de entrada síncronas son: la señal R, S y el reloj. F • En un mapa de Karnaugh de 4 variables, resulta un término suma de dos variables, por la simplificación de un grupo de 4 celdas con valor “1” (uno). F • La expresión algebraica A+(A)´C=A+C. V • El diagrama de estados define el comportamiento de un sistema secuencialV • El empleo del complemento permite restar dos cantidades realizando la suma de las mismas. V • La resta lógica y la aritmética a veces coinciden. F • El método de la distancia siempre permite detectar y corregir errores F • El formato de representación de coma fija se utiliza únicamente para representar números enteros. V