21/11/2003 Ventajas y Desventajas La principal ventaja de la arquitectura de los conversores AD Pipeline es el alto throughput a un muy bajo costo. La velocidad de salida esta limitada a cada una de las etapas y es independiente del numero de éstas. Toda la información de cada una de las etapas se pasa a la etapa siguiente con 1 bit de exactitud. Cada etapa del Pipeline, para su proceso de sub-conversión analógico-digital (ADSC), utilizando internamente arquitecturas Flash, necesita solamente dos ciclos de reloj por conversión. Si por ejemplo en un conversor de 9-bits que utiliza arquitectura flash se necesitan al menos 512 comparadores, en uno Pipeline de tres etapas y 3-bits por etapa tan solo son necesarios 28 comparadores, lo cual se puede implementar en una superficie de 8500mil2 con procesos CMOS de 3um. Otra ventaja de la arquitectura pipeline es que el uso de amplificadores S/H (Sample and Hold) permite aislar etapas. Primero, el uso de un S/H a la entrada del conversor permite muestrear perfectamente señales de muy alta frecuencia. Segundo, la ganancia de los amplificadores S/H entre etapas, disminuye los efectos de alinealidad causados por las imperfecciones en todas las etapas luego de la primer etapa; esto permite la utilización de técnicas digitales de corrección de errores, de manera que el efecto de alinealidad en cada ADSC flash tenga muy poca influencia en la linealidad completa del conversor. [Lewis87] La principal desventaja radica que el uso de amplificadores operacionales para implementar los amplificadores S/H compromete la sensibilidad del sistema a corrientes parásitas. Así también estos amplificadores limitan la velocidad del conversor Pipeline. 1-1