Resumen de Reunión de Trabajo: T15+T44 Fecha: 1 de Diciembre de 2014. Lugar: UPC (Barcelona) Participantes: UPC: Peyman Pouyan, Antonio Calomarde, Francesc Moll y Antonio Rubio UAB: Montserrat Nafría, Javier Martín y Albert Crespo. Objetivo de la reunión Realizar presentaciones PowerPoint sobre actividad relacionada con dispositivos “resistive switching”, tareas T1.5 y T4.4. Revisar y definir con mayor precisión los entregables de las dos tareas así como los resultados que interconectan. Definir actuaciones a medio plazo. Orden del día 1. Presentación y estado de investigación sobre dispositivos memristores (T1.5) 2. Presentación y estado de investigación sobre evaluación de la fiabilidad (influencia de la durabilidad (endurance) y la variabilidad de proceso) en matrices de memristores (T4.4). 3. Resultados de T1.5 que pueden ser precisos o útiles para T4.4 4. Debate acerca de los temas de investigación de T4.4 en el ámbito de las arquitecturas para hardware evolutivo. Los documentos asociados, presentados por Albert y Peyman en los dos primeros puntos están disponibles en el Dropbox de T1.5 y T4.4. Duración: 9.30 a 16.30 Resumen y conclusiones de la discusión Resultados de T1.5 que pueden ser requeridos por T4.4 - Variabilidad estadística de los parámetros fundamentales de los memristores. Aumentar la experimentación para tiempos largos (>104 ciclos) con el fin de ver si se observan efectos de durabilidad y su comportamiento. Impacto de las dinámica y amplitud de los pulsos de programación en los valores y distribuciones de Ron y Roff. Completar las medidas de la energía requerida para set y reset Explorar la posibilidad de generar múltiples niveles de memoria controlando la velocidad de la rampa Resultados experimentales sobre la dependencia con la temperatura Valoración del binomio separación de los 2 niveles resistivos/variabilidad, para el estudio de su impacto a nivel circuito. 1 Otras actuaciones - Se realiza un ‘brainstorming’ inicial sobre posibles esquemas de la arquitectura de la celda unidad en la crossbar que permita realizar funciones lógicas. Dados los problemas que se intuye se pueden presentar, se plantea como alternativa el uso de una crossbar convencional en el que la función lógica se programe externamente (tipo LUT o FPGA). - Realizar durante el próximo mes un estudio del estado del arte de la investigación sobre circuitos lógicos, memorias y arquitecturas con memristores. Recopilar artículos claves usando un gestor colectivo de publicaciones (Mendeley). -UAB plantea el problema de medida asociado a la aplicación de pulsos rápidos con el set-up actual cuando debe provocarse el RESET de la estructura (pueden producirse nuevas rupturas, por no estar la corriente limitada). UPC plantea un posible circuito para detectar cuando se produce el RESET y parar la rampa. Se continuará trabajando en esta idea, para su implementación en el setup de la UAB. 2