Ing. Roberto Pereira Arroyo, M.Sc. Datos Personales Apellidos: Nombre: Título académico: Cédula de identidad: Dirección: Teléfono: Correo electrónico: URL: Fecha de nacimiento: Lugar de nacimiento: Nacionalidad: Estado: Pereira Arroyo Roberto M.Sc. 2-473-921 Escuela de Ingeniería en Electrónica, ITCR Apartado Postal 159 7050 Cartago Costa Rica 550 2107 [email protected] http://www.ie.itcr.ac.cr/rpereira 1ero de febrero, 1972 Alajuela, Costa Rica Costarricense Profesor adjunto, ITCR Educación universitaria 1998-2000 1989-1994 Maestría en Ingeniería de Sistemas de Computadores Universidad Técnica de Dinamarca Tesis: High performance bus structures for System on Chip Bachiller en Ingeniería Electrónica, Instituto Tecnológico de Costa Rica Reconocimientos 2006 2006 XII Workshop IBERCHIP. Mejor Póster. El Chip TUHCR: Desarrollo de un Circuito Integrado Multiproyecto. Southern Conference on Programmable logic (SPL 2006), Xilinx Best Paper Award por el trabajo tirulado: Diseño en Verilog de una Arquitectura Segmentada de Microprocesador RISC. Áreas de interés Sistemas Digitales Arquitectura de Computadores Diseño VLSI Experiencia profesional 2002-presente 2000-2001 1994-1998 Escuela de Ingeniería en Electrónica, ITCR Investigación y docencia Intel Denmark ApS. ASIC design engineer Radiográfica Costarricense S.A. (Racsa), Ingeniero de campo, sistemas de transmisión de datos Proyectos de investigación y desarrollo 2007-presente Optimización genética de circuitos integrados dedicados a la protección ambiental. 2004-2006 Vicerrectoría de Investigación, Instituto Tecnológico de Costa Rica Diseño de Circuitos CMOS. Vicerrectoría de Investigación, Instituto Tecnológico de Costa Rica Publicaciones Conferencias R. Pereira, P. Alvarado, W. H. Krautschneider Design of a MCML Gate Library Applying Multiobjective Optimization. In Proceedings of the IEEE Computer Society Annual Symposium on VLSI 2007, Porto Alegre, Brasil, Mayo 2007. R. Pereira, P. Alvarado, W. H. Krautschneider Multi-objective optimization of MCML circuits using a genetic algorithm. In Memorias. "XII Workshop. Iberchip", San José, Costa Rica, March 2006. R. Pereira, P. Alvarado, W. H. Krautschneider Application of multi-objective optimization with a genetic algorithm for the optimization of CML Circuits. In Tagungsband "ProRisc2005 Workshop", Veldhoven, The Netherlands, November 2005. pp 263-267 P. Alvarado, A. Chacón, R. Pereira Posgrado en electrónica con un nuevo enfoque para la realidad mesoamericana. Doctorado en Ciencias Naturales para el Desarrollo. Énfasis en Tecnologías Electrónicas Aplicadas. In 4ta. Conferencia Iberoamericana en Sistemas, Cibernética e Informática (CISCI 2005), Vol. I, International Institute of Informatics and Systemics, Orlando, Florida, July 2005 Tesis R. Pereira. High performance bus structures for System on Chip. Master´s Thesis, DTU, Copenhagen, Denmark, May 2000. Idiomas Español Inglés Lengua materna Habilidades orales y escritas Afiliaciones 2004-presente Institute of Electrical and Electronics Engineers (IEEE Member) Circuits and Systems Society Solid State Circuits Society