Práctica 1 Descripción: Ejercicios básicos con señales, tipos y arrays Objetivos: Familiarización con la herramienta y con los conceptos básicos de VHDL Nº horas estimadas en laboratorio: 2 Práctica 2 Descripción: Diseño básico con componentes Objetivos: Introducción al diseño estructural Nº horas estimadas en laboratorio: 2 Práctica 3 Descripción: Diseño estructural con la sentencia ‘for generate’ y constantes genéricas Objetivos: Introducción al diseño modular Nº horas estimadas en laboratorio: 2 Práctica 4 Descripción: Ejercicios básicos con funciones y sentencias de asignación de señal Objetivos: Introducción al diseño en flujo de datos y el uso de funciones Nº horas estimadas en laboratorio: 2 Práctica 5 Descripción: Ejercicios básicos de diseño algorítmico Objetivos: Introducción al diseño basado en el comportamiento Nº horas estimadas en laboratorio: 2 Práctica 6 Descripción: Ejercicios con decodificadores Objetivos: Diseño y ampliación de decodificadores Nº horas estimadas en laboratorio: 2 Práctica 7 Descripción: Ejercicios con multiplexores Objetivos: Diseño y ampliación de multiplexores Nº horas estimadas en laboratorio: 2 Práctica 8 Descripción: Ejercicios con comparadores Objetivos: Diseño y ampliación de comparadores Nº horas estimadas en laboratorio: 2 Práctica 9 Descripción: Ejercicios con biestables Objetivos: Diseño de biestables Nº horas estimadas en laboratorio: 2 Práctica 10 Descripción: Ejercicios con registros Objetivos: Diseño de registros Nº horas estimadas en laboratorio: 2 Práctica 11 Descripción: Diseño de caminos de datos Objetivos: Diseño estructural de caminos de datos Nº horas estimadas en laboratorio: 10